ADP3161¬Вернуться назад |
ADP3161 представляет собой высокоэффективный контроллер импульсного понижающего стабилизатора с двойным выходом, оптимизированный для преобразования 5 В или 12 В основного питания в напряжения питания ядра, необходимые для высокопроизводительных процессоров, как Pentium III и Athlon. ADP3161 использует внутренний 4-разрядный ЦАП для чтения VID (voltage identification - идентификация напряжения) кода непосредственно от процессора, который используется для установки выходного напряжения между 1.3 В и 2.05 В. ADP3161 использует режим токовой ШИМ архитектуры для обеспечения двух выходов логических уровней при программируемой частоте переключения, которая может быть оптимизирована для размера и эффективности VRM (Voltage Regulator Module - модуль стабилизатора напряжения). Выходные сигналы смещены на 180° от фазы, позволяя конструировать два комплементарных уровня переключения. Два уровня разделяют выходной постоянный ток для уменьшения общей выходной пульсации напряжения. Функция баланса токов проверяет, что обе фазы несут одинаковую часть тока нагрузки, даже при кратковременной нагрузке, для уменьшения размеров индуктора. |
Документ | Тип |
Описание ADP3161 на www.analog.com | HTML |
Изделие | Дата выпуска | Корпус |
ADP3161JR | 16-Lead SOIC |